процесори

Western digital анонсира risc swerv процесор

Съдържание:

Anonim

Western Digital работи с RISC-V Open Instruction Set Architecture (ISA), при който всеки може да произвежда дизайн на процесор, без да плаща нищо в лицензионни такси или лицензионни такси. Най-накрая обяви процесора SweRV RISC-V с лиценз за отворен код.

Нов процесор SweRV RISC-V с лиценз за отворен код

През 2017 г. компанията обеща да премине към RISC-V в продуктите си за обработка на съхранение, с оглед да достави един милиард ядра през следващите две години. Nvidia също започна да преминава от собствени ядра към RISC-V, за да задвижва вход / изход на своите графични продукти, Rambus използва RISC-V за части за сигурност и дори намери своя път в SSD контролерите за съхранение.

Препоръчваме да прочетете нашата статия за Windows 10 ARM ще може да стартира 64-битови приложения собствено

Ядрото на самия SweRV е двупосочна суперскалярна реализация на 32-битовия вариант на ISA RISC-V, включваща деветстепенен тръбопровод, способен да зарежда множество инструкции, за едновременно изпълнение по ред. Понастоящем разгърнат на 28 nm CMOS процесен възел, ядрото работи на честота до 1, 8 GHz и постига приблизителна производителност от 4, 9 CoreMarks на мегагерц.

Western Digital потвърди, че планира не само да използва SweRV в собствените си продукти, но и да го пуска под лиценз с отворен код. Вече е направил това с две поддържащи технологии: SweRV Instruction Set Simulator (ISS), чрез който заинтересованите страни могат да тестват ядрото; и OmniXtend, който внедрява последователна кеш памет през плат Ethernet, като се фокусира върху всичко - от процесори до графични процесори и копроцесори за машинно обучение.

SweRV ще стартира през първото тримесечие на 2019 г., потвърди Western Digital. Какво мислите за обявяването на този SweRV RISC-V процесор с лиценз за отворен код?

Шрифт на Techpowerup

процесори

Избор на редакторите

Back to top button